查看: 988|回复: 2

[求助] i.MX RT1050 RMII接口时钟能否使用48MHz?

[复制链接]

该用户从未签到

1

主题

2

帖子

0

注册会员

Rank: 2

积分
108
最后登录
2022-5-30
发表于 2021-2-21 14:12:58 | 显示全部楼层 |阅读模式
本帖最后由 假行家 于 2021-2-21 14:14 编辑

需要FPGA把外部采集的数据,通过以太网接口发送到i.MX RT1050,为了简化设计,希望采用系统时钟24MHz生成的同步48MHz时钟进行传递。这样就要求ENET_CLK由系统要求的50MHz±50ppm转变为48MHz。

是否可行?请各位高手不吝赐教,万分感谢!!
回复

使用道具 举报

该用户从未签到

656

主题

6312

帖子

0

超级版主

Rank: 8Rank: 8

积分
19937
最后登录
2024-4-19
发表于 2021-2-25 10:48:52 | 显示全部楼层
楼主你好!
这个是外部的PHY芯片规定好了,比如RT1050使用的是KSZ8081,你可以看下datasheet:
https://ww1.microchip.com/downloads/en/DeviceDoc/00002202C.pdf
里面要求:
RMII v1.2 Interface support with a 50 MHz reference clock output to MAC, and an option to input
a 50 MHz reference clock (KSZ8081RNB)
所以,我们认为你是不可以使用48Mhz的,否则会有问题,比如丢包。
回复 支持 反对

使用道具 举报

该用户从未签到

1

主题

2

帖子

0

注册会员

Rank: 2

积分
108
最后登录
2022-5-30
 楼主| 发表于 2021-3-3 00:13:56 | 显示全部楼层
小恩GG 发表于 2021-2-25 10:48
楼主你好!
这个是外部的PHY芯片规定好了,比如RT1050使用的是KSZ8081,你可以看下datasheet:
https://ww1. ...

感谢您的回复。

在我的应用中,没有使用以太网进行网络通信,只是把以太网当作系统内部数据通信的通道。
实际上把FPGA当作单方向的以太网的PHY,只用于把A/D采集的数据通过RMII接口传送到CPU。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条

Archiver|手机版|小黑屋|恩智浦技术社区

GMT+8, 2024-4-19 23:27 , Processed in 0.106552 second(s), 20 queries , MemCache On.

Powered by Discuz! X3.4

Copyright © 2001-2021, Tencent Cloud.

快速回复 返回顶部 返回列表