在线时间86 小时
UID2108315
注册时间2014-7-9
NXP金币0
该用户从未签到
中级会员
 
- 积分
- 378
- 最后登录
- 1970-1-1
|
本帖最后由 FSL_TICS_Rita 于 2014-11-18 15:59 编辑
大家好!又来叨扰各位了!
i.mx6q评估板的DDR3是MT41K128M16– 16 Meg x 16 x 8 banks,4片
我们自己的板子是用的MT41K256M16 – 32 Meg x 16 x 8 banks,4片
内存从1GB调整到2GB。
我参考了FSL_TICS_Rita在http://bbs.21ic.com/icview-724202-1-1.html 上的讲解,但是不理解怎么配置flash_header.S。
xbk20082008是采用2片MT41K256M16,内存1GB,我的板子是4片MT41K256M16,内存2GB。看不懂如下的配置:
MXC_DCD_ITEM(71, MMDC_P0_BASE_ADDR + 0x040, 0x0000003f)
MXC_DCD_ITEM(72, MMDC_P0_BASE_ADDR + 0x000, 0x841A0000)
请FAE工程师们和从事过这方面工作的热心的朋友们,提供给我一个与我的板子相适应的MXC_DCD_ITEM配置。并提供解释说明,我不知道0X0000003F, 0x841A0000是怎么回事。
还有 “ #else /* i.MX6Q */
dcd_hdr: .word 0x40a002D2 /* Tag=0xD2, Len=83*8 + 4 + 4, Ver=0x40 */
write_dcd_cmd: .word 0x049c02CC /* Tag=0xCC, Len=83*8 + 4, Param=0x04 */
/* DCD */ ”
在这里的dcd_hdr 和write_dcd_cmd是否需要修改。
谢谢大家的关注与支持!!
|
|