查看: 3164|回复: 2

[其他] 芯片掉电是引脚什么状态

[复制链接]
  • TA的每日心情
    开心
    2020-4-9 16:46
  • 签到天数: 260 天

    连续签到: 1 天

    [LV.8]以坛为家I

    14

    主题

    308

    帖子

    0

    高级会员

    Rank: 4

    积分
    980
    最后登录
    2020-4-9
    发表于 2018-8-22 16:59:12 | 显示全部楼层 |阅读模式
    芯片是KEAZ128,芯片掉电后,与VREFH相连的外部电源会往里灌电流。
    手册上说芯片复位后,大部分引脚处在高阻太,为什么会灌电流?请大神们帮忙。

    最佳答案

    要防止进入掉电状态。一般只有低功耗专用MCU才对管脚对掉电状态做特殊处理。 普通的MCU,比如有钳位功能的IO,当掉电状态下,外部高电平进入管脚后,通过钳位二极管反向通到了IO电源管脚。 还有LDO输出的管脚,外部 ...
    该会员没有填写今日想说内容.
    回复

    使用道具 举报

  • TA的每日心情
    开心
    11 小时前
  • 签到天数: 2925 天

    连续签到: 16 天

    [LV.Master]伴坛终老

    23

    主题

    4140

    帖子

    82

    金牌会员

    Rank: 6Rank: 6

    积分
    13771
    最后登录
    2025-7-21
    发表于 2018-8-23 09:35:59 | 显示全部楼层
    要防止进入掉电状态。一般只有低功耗专用MCU才对管脚对掉电状态做特殊处理。

    普通的MCU,比如有钳位功能的IO,当掉电状态下,外部高电平进入管脚后,通过钳位二极管反向通到了IO电源管脚。
    还有LDO输出的管脚,外部电路在输出管脚处有电压,掉电时也会反向吸入电流。
    总之,IO管脚的方向、工作模式、电平状态,是靠内部一些开关管来控制的。MCU在掉电状态下,这些开关管无法受控。一般厂家不会说明掉电状态下每个管脚的状态。

    评分

    参与人数 1 +2 收起 理由
    doatello + 2

    查看全部评分

    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    开心
    2017-11-15 10:33
  • 签到天数: 79 天

    连续签到: 1 天

    [LV.6]常住居民II

    89

    主题

    2169

    帖子

    3

    金牌会员

    Rank: 6Rank: 6

    积分
    1779
    最后登录
    2020-8-22
    发表于 2018-8-26 18:08:39 | 显示全部楼层
    楼上正解,楼主有的问题需要注意下就是你掉电看下是否是完全掉电,比如连接了USB转TTL或者Jlink类似的调试工具,虽然只是共地,但是其间MCU上可能还会有电平,无法完全掉电,建议排除了这些干扰项再来看这个问题。

    评分

    参与人数 1 +2 收起 理由
    NXP管管 + 2

    查看全部评分

    签到
    回复 支持 反对

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /3 下一条

    Archiver|手机版|小黑屋|恩智浦技术社区

    GMT+8, 2025-7-21 12:39 , Processed in 0.092283 second(s), 25 queries , MemCache On.

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.

    快速回复 返回顶部 返回列表