查看: 3994|回复: 3

[求助] kl02 GPIO输入输出 模拟IIC SMBUS

[复制链接]

该用户从未签到

2

主题

5

帖子

0

新手上路

Rank: 1

积分
27
最后登录
2019-6-18
发表于 2019-6-10 17:29:22 | 显示全部楼层 |阅读模式
本帖最后由 shuanghe123 于 2019-6-10 17:40 编辑

大家好,我再调试一款bq4050的电源管理芯片,SMbus协议,基本和IIC协议一样。我使用的是IO口模拟IIC时序。但是在操作时发现给的SCl时钟有时候拉不高的现象,就是一组时钟过去,总是有几个CLK无法拉高。
1.外部有4.7k的上拉电阻。
2.模拟IIC时,IO口须有切换输入输出状态,使用的是GPIOB_PDIR实现输入输出状态切换的。(不知道这里有没有影响)
3.我再网上买了一个USB转IIC的模块,连接它们的上位机对这个芯片操作,可以正常读取,说明这个芯片本身没有问题。4.从波形上看,SCL时钟拉不高,但是改变输入输出的SDA数据脚,应该不会有影响。

我知道答案 目前已有3人回答
微信图片_20190610172927.jpg
回复

使用道具 举报

该用户从未签到

712

主题

6371

帖子

0

超级版主

Rank: 8Rank: 8

积分
24901
最后登录
2025-7-21
发表于 2019-6-11 11:15:06 | 显示全部楼层
楼主你好,拉不高的引脚是那个引脚?
把你KL02芯片型号全称给我。
另外, 你配置该引脚功能的PORT寄存器的时候,把内部上拉也加上。
回复 支持 反对

使用道具 举报

  • TA的每日心情
    开心
    2025-6-10 23:03
  • 签到天数: 1502 天

    连续签到: 1 天

    [LV.Master]伴坛终老

    97

    主题

    4688

    帖子

    12

    版主

    Rank: 7Rank: 7Rank: 7

    积分
    10080
    最后登录
    2025-7-2
    发表于 2019-6-11 15:22:06 | 显示全部楼层
    听楼主的描述,我倒是觉得很可能是楼主操作BQ的时序不对,导致BQ主动干预了——即BQ处于忙状态,而主动拉低了时钟。
    楼主参考一下手册,看看是否在指令发送前需要检查BQ的状态。
    该会员没有填写今日想说内容.
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    2

    主题

    5

    帖子

    0

    新手上路

    Rank: 1

    积分
    27
    最后登录
    2019-6-18
     楼主| 发表于 2019-6-18 10:04:34 | 显示全部楼层
    模拟SMBUS协议操作bq4050总是出这样那样的问题,最后我换成了芯片内部的IIC外设,使用起来就正常了。应该还是二楼所说的时序不对,导致bq4050操作影响了时钟导致的。谢谢各位。
    回复 支持 反对

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /3 下一条

    Archiver|手机版|小黑屋|恩智浦技术社区

    GMT+8, 2025-7-22 13:15 , Processed in 0.088811 second(s), 25 queries , MemCache On.

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.

    快速回复 返回顶部 返回列表