本帖最后由 a1a1a21 于 2019-7-2 14:34 编辑
LPC5500基本的资料 部分基本资料分享给大家
内核:
LPC5500的内核是双核架构,由两颗Cortex-M33组成。这里特别注意的是这两颗内核有大小之分,Core0内核是全功能的Cortex-M33,而Core1则去除了TrustZone、MPU、SAU、FPU、SIMD等内核增强的功能。 Armv8-M架构允许客制化的协处理器,NXP利用这一特性加入了DSP加速器PowerQuad和加密引擎CASPER,分别从运算和安全两个角度显著提升MCU本身的性能。
存储器: 存储器方面则得益于40nm工艺,LPC5500集成了高达640KB的eFlash,以及320KB的SRAM,远超目前市面已发布或者即将发布的同类产品。 LPC5500内部还带有128KB的ROM,该区域为应用提供了标准的USB驱动API和安全启动代码,简化USB应用开发的同时,从启动的那一刻开始就为应用系统的安全奠定了稳固的基础,真正做到保驾护航。
接口:
8组Flexcomm接口,可以让用户灵活的配置得到最多8路串行接口(UART、I2C和SPI任意组合,最多8个)或者4组全双工模式的I2S接口。 高速LSPI是一个独立高速SPI接口,最高可运行在50MHz的频率,流畅刷一个小屏幕的LCD不再是梦想。 USB接口一如以往的领先业界,一个高速USB和一个全速USB接口,均集成PHY以及支持主机和从机模式。 SDIO接口也在以前的LPC基础上做出了重大改进,例如可以支持2个SD卡接口。 定时器: 除去内核本身支持的SysTick,LPC5500配备了5路32位标准定时器、一路可以轻松产生PWM的状态可配置定时器、一个RTC、一个窗口看门狗定时器以及低功耗定时器等。 此外OS定时器是一个42位的定时器,可以支持长达4年的计数。 安全: 安全是LPC5500特别关注的方向,除了Cortex-M33内核本身支持TrustZone技术,提供安全岛保驾程序的安全运行,LPC5500还硬件集成了标准的AES-256、SHA-2和随机数发生器来支持标准的加解密技术,同时利用SRAM PUF物理防克隆技术,加入物理层面的安全机制,提供PRINCE外设支持实时闪存内容的加密/解密。 “加油站”后续将有专门文章讨论这些独特的安全机制。 模拟: ADC是这次LPC的MCU升级最大的地方,ADC升级到16位 1M采样率。在此基础上片上集成了温度传感器和模拟比较器。
https://www.nxpic.org.cn/module/forum/thread-616844-1-1.html
|