查看: 1595|回复: 0

[分享] 【经验分享】RT1050 ENET_REF 引脚解惑

[复制链接]

该用户从未签到

656

主题

6312

帖子

0

超级版主

Rank: 8Rank: 8

积分
20055
最后登录
2024-4-28
发表于 2019-7-15 10:12:19 | 显示全部楼层 |阅读模式
本帖最后由 小恩GG 于 2019-7-19 09:32 编辑

RT1050ENET_REF 引脚解惑
Ø 问题
           一细心的小伙伴发现在i.MXRT1050参考手册中,表40-2给出的以太网模块引脚描述里,RMII接口中的ENET_REF_CLK方向是向内的(如图1所示),但是在MIMXRT1050 EVK评估板的原理图里发现作为ENET_REF_CLK的GPIO_B1_10引脚方向标记的却是输出,是不是感觉一脸懵逼,假如原理图是正确的话,那么RMII接口的时钟源在哪儿呢?
2019-07-12_21-16-10.jpg
1ENET_REF_CLK引脚
2019-07-12_21-20-50.jpg
2ENET_REF_CLK(GPIO_B1_10)引脚

Ø 问题解决

       图3为RMII时钟源接口示意图,通过将相同的时钟源接到MAC和以太网PHY的REF_CLK引脚保证两者时钟源的同步,其中共享的时钟源可以是外部的50MHz时钟源或是MCU通过Clkout引脚输出的时钟信号。

2019-07-15_10-09-25.jpg
图3 RMII时钟源接口示意图
       对比图2,估计大伙第一眼会很容易得出是原理图错了的结论,但其实里面是有‘玄机’的。ENET_REF_CLK的时钟源可以来自RT内部的ref_enetpll(如图4所示),且ref_enetpll可输出25、50或125 MHz的时钟信号,更关键的是ENET_REF_CLK脚还能输出来自ref_enetpll产生的时钟给外部PHY,这样的话,上图的RMII时钟源接口示意图中的时钟源就来自RT内部的ref_enetpll,这样MIXMRT1050 EVK开发板的原理图也就合理啊。
11.jpg
4

ENET_REF_CLK 引脚解惑.pdf (310.6 KB, 下载次数: 16)
回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条

Archiver|手机版|小黑屋|恩智浦技术社区

GMT+8, 2024-4-29 00:37 , Processed in 0.115929 second(s), 20 queries , MemCache On.

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.

快速回复 返回顶部 返回列表